首頁>ICS93735F-T>規(guī)格書詳情
ICS93735F-T中文資料ICST數(shù)據(jù)手冊PDF規(guī)格書

廠商型號 |
ICS93735F-T |
功能描述 | DDR Phase Lock Loop Zero Delay Clock Buffer |
文件大小 |
126.1 Kbytes |
頁面數(shù)量 |
7 頁 |
生產(chǎn)廠商 | Integrated Circuit Systems |
企業(yè)簡稱 |
ICST |
中文名稱 | Integrated Circuit Systems官網(wǎng) |
原廠標(biāo)識 | ![]() |
數(shù)據(jù)手冊 | |
更新時(shí)間 | 2025-7-13 18:19:00 |
人工找貨 | ICS93735F-T價(jià)格和庫存,歡迎聯(lián)系客服免費(fèi)人工找貨 |
ICS93735F-T規(guī)格書詳情
Product Description/Features:
? Low skew, low jitter PLL clock driver
? Max frequency supported = 266MHz (DDR 533)
? I2C for functional and output control
? Feedback pins for input to output synchronization
? Spread Spectrum tolerant inputs
? 3.3V tolerant CLK_INT input
Recommended Application:
DDR Zero Delay Clock Buffer
產(chǎn)品屬性
- 型號:
ICS93735F-T
- 制造商:
ICS
- 制造商全稱:
ICS
- 功能描述:
DDR Phase Lock Loop Zero Delay Clock Buffer
供應(yīng)商 | 型號 | 品牌 | 批號 | 封裝 | 庫存 | 備注 | 價(jià)格 |
---|---|---|---|---|---|---|---|
ICS |
1726+ |
SSOP |
6528 |
只做進(jìn)口原裝正品現(xiàn)貨,假一賠十! |
詢價(jià) | ||
ICS |
24+ |
SSOP28 |
300 |
詢價(jià) | |||
ICS |
23+ |
SSOP48 |
16220 |
原裝正品,假一罰十 |
詢價(jià) | ||
ICS |
18+ |
SOP48 |
85600 |
保證進(jìn)口原裝可開17%增值稅發(fā)票 |
詢價(jià) | ||
ICS |
23+ |
TSSOP |
6500 |
專注配單,只做原裝進(jìn)口現(xiàn)貨 |
詢價(jià) | ||
ICS |
2447 |
SSOP48 |
100500 |
一級代理專營品牌!原裝正品,優(yōu)勢現(xiàn)貨,長期排單到貨 |
詢價(jià) | ||
ICS |
1922+ |
TSSOP-48 |
7869 |
原裝進(jìn)口現(xiàn)貨庫存專業(yè)工廠研究所配單供貨 |
詢價(jià) | ||
ICS |
24+ |
SMD |
20000 |
一級代理原裝現(xiàn)貨假一罰十 |
詢價(jià) | ||
ICS |
20+ |
NA |
35830 |
原裝優(yōu)勢主營型號-可開原型號增稅票 |
詢價(jià) | ||
ICS |
20+ |
SSOP48 |
2960 |
誠信交易大量庫存現(xiàn)貨 |
詢價(jià) |